본문 바로가기 사이드메뉴 바로가기 주메뉴 바로가기

GISTian

Students are the heart and soul of GIST

채용정보

[(주)보스반도체] 신입사원 채용 공고

  • 정소진
  • 등록일 : 2024.02.08
  • 조회수 : 246


[(주)보스반도체] 신입사원 채용 공고



<회사 소개>


㈜보스반도체  www.bos-semi.com


a Fabless Focusing on Automotive SOCs including Autonomous Driving SOC, Gateway SOC, and HPC (Mega MCU)
차량용 자율주행 SOC, Mega MCU, Gateway SOC등 자동차반도체 Total Solution개발

- 2022년 5월 설립 스타트업/BOS HQ 판교 위치
- 2022년 8월 현대자동차로 부터 시드라운드 투자유치 완료
- 2022년 12월 BHRC BOS Hochiminh  R&D센터 설립 운영
- 2023년  7월 Safe 투자(Series Pre-A round) 유치 완료

CEO, CTO & Team Leaders: 삼성전자 임원 출신 & 서울대/카이스트/ 미국명문대 박사, Global 경쟁력 수준의 SOC 개발 및 S/W 전문가 그룹
VISION: Lead Mobility Innovation with System Semiconductors 시스템 반도체로 Mobility의 혁신을 리드합니다.

㈜보스반도체는 차량용 반도체에 필수적인 고성능 저전력 반도체 설계, 중앙처리장치(CPU) 및 그래픽, 고속 신호 인터페이스 등 시스템 반도체를 개발해 글로벌 수준의 팹리스를 목표로 하고 있습니다.

Introduction to BOS Semiconductors

Our company was launched with the vision of “Leading mobility innovation with semiconductor technology” mainly targeting autonomous driving SOC, Mega MCU, and Gateway SOC for the automotive domain. We aim to provide a total solution that includes the design and development of semiconductors and software. We were able to raise over 10 billion Korean Won in just one year since our establishment and additional follow-up funding is scheduled. All members who have already joined have extensive technical background in the semiconductor industry and are from well-established, global big tech companies. Our HQ is located at Pangyo, Korea and an Engineering R&D Center is located in Ho Chi Minh City, Vietnam. We are also planning to set up an automotive SOC SW R&D center in India for connectivity and multimedia IP software and firmware for functional verification.



<모집 부문>


  1. Position: AI Software Development Engineer


주요업무

-        Build and optimize an AI frontend compiler on a grid structure of NN compute cores using MLIR and TVM 

-        Work on 'graph'-level and 'mid'-level compiler optimizations for AI workloads given. 

-        Develop and optimize compute kernels for data conversion/movement and ops behavior computation. 

-        Design data routing algorithms and optimization on a grid structure of NN compute cores  

-        Work on weight/activation size optimization using quantization and structured sparsity 


지원자격

-        Bachelors, Masters, or PhD degree in computer science, machine learning, mathematics, or related field

-        Experience in machine learning frameworks such as TensorFlow, PyTorch, or ONNX

-        Experience in working with AI compiler frameworks such as TVM, MLIR, and LLVM.

-        Experience in high-performance kernel development and optimization

-        Experience in low-level software optimizations to maximize hardware utilization. 




  1. Position: 오토모티브 SW 신입 개발자
    SW 솔루션 개발팀은 자율 주행 차량의 사용 시나리오에 맞는 서비스와 자율 주행 SOC SW 솔루션 개발을 미션으로 합니다. 자율 주행 차량에 탑재되는 SW Stack은 안드로이드 SW Stack 처럼 HW를 제어하는 System SW에서부터 OS, middleware service framework, 자율 주행 응용 서비스로 구성 됩니다. 자율 주행 차량이 최적의 서비스를 제공하기 위한 SW stack 개발을 위해 각 해당 분야의 전문가들이 팀을 이루어 업계 최고의 차량용 SW 솔루션 개발을 위해 함께 연구/개발하고 있습니다.

         개발 분야

           ·     자율 주행 SOC SW 솔루션 개발 – 시스템 서비스/응용 서비스

      ·     자율 주행 Middleware service framework

      ·     자율 주행 응용 서비스 Prototype 프로그램

      ·     사용OS 플랫폼 – Windows/Linux/FreeRTOS/Zephyr 외

      지원 자격

             위 개발 분야에 경험이 있거나 관심이 있는 분

      우대 사항

      ·     라즈베리파이/아두이노 상에서 제어 서비스 프로그램 개발 경험

      ·     자율 주행 응용 서비스 개발 경험

      ·     C/C++ 언어에 자신 있는 분


  1. Position: SOC RTL design Engineer

주요업무

IP/Subsystem design and full chip integration

·       Fullchip SoC design

o   Fullchip and subblock integration based on IP-XACT metholodgy

o   Fullchip level front-end job including Lint, CDC, Formality, SDC script

o   Bus architecture design, System architecture design, System Analysis

·       IP and Subsystem Design

o   High speed interface including PCIe, MIPI CSI/DSI, USB, Ethernet

o   Processor subsystem including CPU, GPU, NPU, DSP, Debugger, Interrupt controller, MMU, Cache, Bus interconnect

o   System IP design including Clock controller, Power controller, System monitors, OTP controller

·       DFT Design including MBIST, SCAN, IJTAG, LogicBist

·       Function Safety and security subsystem design

지원자격

·       필수 : Verilog 또는 SystemVerilog를 활용한 RTL 설계 지식

·       우대 : IP 설계 경력, Fullchip 설계 경력, EDA tool 사용 경험, DFT 설계 경력

·       우대 : C, C++, Python, Java 등 programming 경험, Design platform 구축 경험

·       우대 : Automotive chip 설계 경력




  1. Position: SOC RTL Design Verification Engineer

주요업무

IP/Subsystem and full chip verification

·       Full chip SoC verification

    • Integration verification including coverage estimation
    • Performance verification, Boot sequence verification
    • Scenario based functional verification
    • Functional safety verification
    • Gate-level verification, Low power verification, DFT verification

·       IP and Subsystem Verification

    • High speed interface verification, Processor subsystem verification, System IP verification 

지원자격

·       필수 :  Verilog 또는 SystemVerilog를 이용한 Testbench 생성 및 검증 지식

·       우대 : UVM 기반 검증 경험, RTL 설계 경험

·       우대 : Full chip 및 IP 검증 경험, Functional safety 및 DFT 검증 경험

·       우대 : C, C++, Python, Java 등 programming 경험, Verification platform 구축 경험


문의 및 지원: recruit@bos-semi.com / msgyeongmi@bos-semi.com

담당자: 서경미/박한선